pads格式的PCB 导入到allegro之后再与orcad格式的原理图同步的全过程经验总结

时间:2023-04-01 14:17:18 阅读: 最新文章 文档下载
说明:文章内容仅供预览,部分内容可能不全。下载后的文档,内容与下面显示的完全一致。下载之前请确认下面内容是否您想要的,是否完整无缺。

导入pads格式的PCB 导入到allegro之后再与orcad格式的原理图同步的全过程经验总结)

步骤

1,先将orcad原理图与pads PCB严格同步,同时保证pads的每一种元件的库都有元件序号和值的label(两个label),不然会出现同步allegro传送网络表时会出现没有标示的问题

转换后没有REF的问题,发现在不开ALLEGRO的情况下,直接运行PADS_IN.EXE是可以的,INI文件用安装目录下的。

E:\Cadence\SPB_15.5.1\tools\pcb\bin\pads_in.exe,E:\Cadence\SPB_15.5.1\tools\pcb\bin\pads_in.ini

2,pads输出powerpcb3.5格式的asc文件,

3,在allegro里面导入asc文件

4,在allegro导出库文件.

5,在用户设置里面,设置焊盘和flash的两个库文件的路径,都指向刚从allegro导出的库

6,打开orcad,输出网表,选择要同步的allegro PCB,并指定要生成的allegro PCB

7,执行同步。(此过程会产生很多问题,大部分的问题原因是,

原理图的焊盘个数与PCB库焊盘个数不一致, 修改原理图,保证与PCB库一致

原理图封装信息也PCB不一致或有非法字符 如。+?、/等符号,重新修改原理图封装信息,并保证与PCB库一致

原理图库元件信息里面的路径信息也不能有非法字符。+?、/等符号,解决此问题只得重新做库和调用cadence

源库替换掉原来有非法路径信息的库元件1 U: E" `: z( J0 G; m

元件的引脚也要严格区分,如某个引脚定义为output 则该引脚不能连到地。这也会造成同步失败

元件的引脚名和引脚号不能分别不能与另一个引脚有重复的部分)

本文来源:https://www.wddqw.com/doc/3707171b3169a4517723a38d.html