[计算机四级嵌入式系统开发工程师好考吗]2016年计算机四级嵌入式系统开发工程师考试复习要点三

副标题:2016年计算机四级嵌入式系统开发工程师考试复习要点三

时间:2022-05-04 07:44:01 阅读: 最新文章 文档下载
说明:文章内容仅供预览,部分内容可能不全。下载后的文档,内容与下面显示的完全一致。下载之前请确认下面内容是否您想要的,是否完整无缺。


  7、总线电路及信号驱动
  (1)总线是各种信号线的集合,是嵌入式系统中各部件之间传送数据、地址和控制信息的公共通路。在同一时刻,每条通路线路上能够传输一位二进制信号。按照总线所传送的信息类型,可以分为:数据总线(DB)、地址总线(AB)和控制总线(CB)。

  (2)总线的主要参数:

  总线带宽:一定时间内总线上可以传送的数据量,一般用MByte/s表示。总线宽度:总线能同时传送的数据位数(bit),即人们常说的32位、

  64位等总线宽度的概念,也叫总线位宽。总线的位宽越宽,总线每秒数据传输率越大,也就是总线带宽越宽。

  总线频率:工作时钟频率以MHz为单位,工作频率越高,则总线工作速度越快,也即总线带宽越宽。

  总线带宽=总线位宽×总线频率/8,单位是MBps。

  常用总线:ISA总线、PCI总线、IIC总线、SPI总线、PC104总线和CAN总线等。

  (3)只有具有三态输出的设备才能够连接到数据总线上,常用的三态门为输出缓冲器。

  (4)当总线上所接的负载超过总线的负载能力时,必须在总线和负载之间加接缓冲器或驱动器,最常用的是三态缓冲器,其作用是驱动和隔离。

  (5)采用总线复用技术可以实现数据总线和地址总线的共用。但会带来两个问题:

  A、需要增加外部电路对总线信号进行复用解耦,例如:地址锁存器。

  B、总线速度相对非复用总线系统低。

  (6)两类总线通信协议:同步方式、异步方式。

  (7)对总线仲裁问题的解决是以优先级(优先权)的概念为基础。

  8、电平转换电路

  (1)数字集成电路可以分为两大类:双极型集成电路(TTL)、金属氧化物半导体(MOS)。

  (2)CMOS电路由于其静态功耗极低,工作速度较高,抗干扰能力较强,被广泛使用。

  (3)解决TTL与CMOS电路接口困难的办法是在TTL电路输出端与电源之间接一上拉电阻R,上拉电阻R的取值由TTL的高电平输出漏电流IOH来决定,不同系列的TTL应选用不同的R值。

  9、可编程逻辑器件基础

  这方面的内容,从总体上有个概念性的认识应该就可以了。

  10、嵌入式系统中信息表示与运算基础

  (1)进位计数制与转换:这样比较简单,也应该掌握怎么样进行换算,有出题的可能。

  (2)计算机中数的表示:源码、反码与补码。

  正数的反码与源码相同,负数的反码为该数的源码除符号位外按位取反。

  正数的补码与源码相同,负数的补码为该数的反码加一。

  例如-98的源码:11100010B反码:10011101B补码:10011110B

  (3)定点表示法:数的小数点的位置人为约定固定不变。

  浮点表示法:数的小数点位置是浮动的,它由尾数部分和阶数部分组成。

  任意一个二进制N总可以写成:N=2P×S。S为尾数,P为阶数。(4)汉字表示法,搞清楚GB2318-80中国标码和机内码的变换。

  (5)语音编码中波形量化参数(可能会出简单的计算题目哦)采样频率:一秒内采样的次数,反映了采样点之间的间隔大小。

  人耳的听觉上限是20kHz,因此40kHz以上的采样频率足以使人满意。

  CD唱片采用的采样频率是44.1kHz。

  测量精度:样本的量化等级,目前标准采样量级有8位和16位两种。声道数:单声道和立体声双道。立体声需要两倍的存储空间。

2016年计算机四级嵌入式系统开发工程师考试复习要点三.doc

本文来源:https://www.wddqw.com/u9TP.html