CVTE通讯研发 硬件类 试题 C 卷 提示: 总分100分,请60分钟完成测试。 应聘射频岗位的答谢射频部分和逻辑题。 应聘其他硬件岗位的答综合部分和逻辑题。 一. 综合部分 (一)判断题(每题2分,合计20分) 1、 周期信号均可由正弦信号叠加而成,对吗? 2、 理想电压源的输入阻抗为无穷大 3、 二进制数101.011转换为十进制数是10.375 4、 加特定电压在石英晶体上,晶体会发生机械振动 5、 流经电容的电流能够突变 6、 CMOS门电路的静态功耗大 7、 根据采样定理,采样频率至少是最高频率的2倍 8、 Digital filters tansform an input digital data into an output digital data 9、 A low noise amplifier must be used to amplify large signals 10、 The dB is a unit (二)不定项选择题(每题3分,合计30分) 1.并行总线是____ A.RS-485 B.IEEE-488 C.RS-232 D.RS-422 2. 计算机中的DMA是指____ A. 直接存储器存取技术 B. 中断源控制技术 C. 数据总线控制技术 D. 多寄存器技术 3. 晶体管的穿透电流ICEO是表明____ A 该管温度稳定性好坏的参数 B 该管允许通过最大电流的极限参数 C 该管放大能力的参数 4. 已知一电路如图,U604为线性变压器(LDO) VBAT=4.2V,VRF=3.0V。在工作状态下,当Ro=100ohm时,U604的效率最有可能为多少____ 00C2VBATVCXOENU604VinVoutGndBypEnC3VRFRoC10 A 70% B 60% C80% D55% 5.某数/模转换器的输入为8 位二进制数字信号(D7-D0),输出为0-25.5V的模拟电压。若数字信号的最高位是1,其余各位是0,则输出的模拟电压为____ A 1V B 12.8V C 13.8V D 11V 6.常用的自检技术包括扫买哦设计技术、____和环绕技术 A 矢量测试法 B 特征分析技术 C 线性反馈移位寄存器法 D跨步1和0法 7.电路如图,硅管Dz1和Dz2的稳压值分别是8V和6V,则Uo为____ R1++1k20VDz1Dz2Uo-- A -8V B +6V C+0.7V D -0.7V 8. 电路如图所示,若R1、R2、R3,及ui的值一定,而运算放大器的输出端负载电阻RL适当增加时,则负载电流iL将____。 R2VCCUiR1R8A 增大 B 减小 C 不变 D不确定 9当晶体管工作在放大区时,发射结电压和集电结电压应为____ A 前者反偏,后者也反偏 B前者正偏,后者反偏 C 都是正偏 D前者反偏,后者正偏 10. Ugs = 0时,能够工作在恒流区的场效应管有____ A 结型管 B增强型MOS管 C 耗尽型MOS管 (三)填空题 1. 逻辑代数三个基本原则____、____、____。 2. 已知半导体三极管工作在放大状态,那么发射结____偏置,集电结____偏置。 3.将一个包含有32768个基本存储单元的存储电路设计成8位为一个字节的ROM,请问该ROM有____个地址,至少需要____根数据读出总线。 4. 目前国内有三种3G制式,分别是____、____、____。 5.人耳能感知的音频的频率范围是____。 +3-241R3iLR4 本文来源:https://www.wddqw.com/doc/6029ccb2195f312b3169a59c.html